Circuito integrado SN74LS374 Ver maior

Apenas Online

Circuito integrado SN74LS374

SN74LS374

Produto novo

Circuito integrado SN74LS374

Mais detalhes

42 Itens

Disponível.

Cálculo do Frete

Aguardando CEP

R$ 1,50

Mais informações

Circuito integrado SN74LS374

OCTAL D-TYPE TRANSPARENT LATCHES AND EDGE-TRIGGERED FLIP-FLOPS

OCTAL D-TYPE TRANSPARENT LATCHES AND EDGE-TRIGGERED FLIP-FLOPS
Escolha de oito travas ou oito D-Type
Flip-flops em um único pacote
Saídas de condução em 3 estados
Acesso Paralelo Completo para Carregamento
Entradas de Controle Buffer
Entrada de ativação do relógio tem histerese para
Melhorar a rejeição de ruído ('S373 e' S374)
Entradas P-N-P reduzem o carregamento DC em dados
Linhas ('S373 e' S374)
descrição
Esses registradores de 8 bits apresentam saídas de 3 estados
projetado especificamente para a condução altamente capacitiva
ou cargas de baixa impedância. o
alta impedância de 3 estados e aumento
unidade de alto nível lógico fornecer esses registros com
a capacidade de estar conectado diretamente e
dirigindo as linhas de ônibus em um sistema organizado por ônibus
sem necessidade de componentes de interface ou pullup.
Estes dispositivos são particularmente atraentes para
implementando registradores de buffer, portas de E / S,
drivers de barramento bidirecionais e registros de trabalho.
As oito travas do 'LS373 e' S373 são
fechos tipo D transparentes, o que significa que
a entrada enable (C ou CLK) é alta, as saídas Q
siga as entradas de dados (D). Quando C ou CLK são tomados
baixa, a saída é travada no nível dos dados
que foi criado.
Os oito flip-flops do 'LS374 e' S374 são
Flip-flops tipo D acionados por borda. No positivo
transição do relógio, as saídas Q são definidas para o
estados lógicos que foram configurados nas entradas D.
Entradas em buffer Schmitt-trigger nas linhas de habilitação / relógio dos dispositivos 'S373 e' S374 simplificam o design do sistema
como a rejeição de ruído ac e dc é melhorada por tipicamente 400 mV devido à histerese de entrada. Um buffered
entrada de controle de saída (OC) pode ser usada para colocar as oito saídas em um estado lógico normal (lógica alta ou baixa
níveis) ou o estado de alta impedância. No estado de alta impedância, as saídas não carregam nem acionam as linhas de barramento
significativamente.
OC não afeta a operação interna das travas ou flip-flops. Ou seja, os dados antigos podem ser mantidos ou novos
dados podem ser inseridos, mesmo quando as saídas

30 outros produtos na mesma categoria: